تعداد نشریات | 44 |
تعداد شمارهها | 1,303 |
تعداد مقالات | 16,020 |
تعداد مشاهده مقاله | 52,489,215 |
تعداد دریافت فایل اصل مقاله | 15,216,892 |
بهینهسازی حساسیت خط مرجع ولتاژ کمتوان با استفاده از ساختار نوین دوطبقه در زیرآستانه | ||
مجله مهندسی برق دانشگاه تبریز | ||
مقاله 28، دوره 48، شماره 3 - شماره پیاپی 85، آذر 1397، صفحه 1263-1271 اصل مقاله (1.25 M) | ||
نویسندگان | ||
محمد عظیمی دستگردی؛ مهدی حبیبی* ؛ مهدی دولتشاهی | ||
دانشکده مهندسی برق - دانشگاه آزاد اسلامی واحد نجف آباد | ||
چکیده | ||
در این مقاله روشی نوین به منظور ارتقاء حساسیت خط ولتاژ مرجع خروجی در مراجع ولتاژ کمتوان با ولتاژ تغذیهی پایین ارائه شده است. در توپولوژی جدید پیشنهادی یک مرجع ولتاژ شکاف انرژی در طبقهی اول قرارگرفته و با تغذیهی یک مرجع ولتاژ حرارتی در طبقهی دوم از ولتاژ خروجی طبقهی اول سبب میگردد، حساسیت خط بهطور چشمگیری بهبود یابد. ساختار ارائه شده نسبت به مدارهای مشابه از حساسیت خط بهتر و در حدود 0.079 برخوردار میباشد. بهکارگیری مدار در ناحیهی زیر آستانه، طراحی بهینه و حداقل منبع تغذیهی mV 250 منجر به اتلاف توان pW 36.2 میگردد که آن را در ردهی مراجع بسیار کم مصرف قرار میدهد. مدار پیشنهادی در تکنولوژی um CMOS 0.18 شبیهسازیشده و همچنین بهمنظور ارزیابی در شرایطی نزدیک به واقعیت، اثرات عدم تطابق المانها و تغییر فرآیند نیز در عملکرد ساختار مورد مطالعه قرارگرفته است. | ||
کلیدواژهها | ||
مرجع ولتاژ؛ جبرانسازی دمایی؛ حساسیت خط؛ کممصرف؛ مدار زیر آستانه؛ ولتاژ پایین | ||
مراجع | ||
[1] B.Razavi, Design of Analog CMOS Integrated Circuits. New York McGraw-Hill Education 2017. [2] T. C. Carusone, A. David, D. A. J. Tony Chan Carusone, W. M. Kenneth, B. E. B. E. Bürdek, P. R. H. Gray, et al., "Analog integrated circuit design," in WORKSHOP on VLSI Signal Processing (1986: Los Angeles, US), 2012. [3] نظری و یاوند حسنی، «طراحی یک تقویتکننده کمنویز کسکود ولتاژ پایین با خطینگی بالا به کمک روش تزویج مغناطیسی در باند GHz45»، مجله مهندسی برق دانشگاه تبریز، دوره 47، شماره 2، صفحه 760-751، تابستان 1396. [4] پروین، محمدپور و امیدوار، «ارائه روشی مبتنی بر پوشش سراسری و تخمین اتفاق آرا برای بهبود کارایی در شبکه حسگر بیسیم»، مجله مهندسی برق دانشگاه تبریز، 1395. [5] A. Wang and A. Chandrakasan, "A 180-mV subthreshold FFT processor using a minimum energy design methodology," IEEE Journal of solid-state circuits, vol. 40, pp. 310-319, 2005. [6] S.-C. Luo and L.-Y. Chiou, "A sub-200-mV voltage-scalable SRAM with tolerance of access failure by self-activated bitline sensing," IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 57, pp. 440-445, 2010. [7] I. Filanovsky and A. Allam, "Mutual compensation of mobility and threshold voltage temperature effects with applications in CMOS circuits," IEEE Transactions on Circuits and Systems I: Fundamental Theory and Applications, vol. 48, pp. 876-884, 2001. [8] H. Banba, H. Shiga, A. Umezawa, T. Miyaba, T. Tanzawa, S. Atsumi, et al., "A CMOS bandgap reference circuit with sub-1-V operation," IEEE Journal of Solid-State Circuits, vol. 34, pp. 670-674, 1999. [9] Y. Yang, D. M. Binkley, L. Li, C. Gu, and C. Li, "All-CMOS subbandgap reference circuit operating at low supply voltage," in Circuits and Systems (ISCAS), 2011 IEEE International Symposium on, pp. 893-896, 2011. [10] B.-D. Yang, "250-mV supply subthreshold CMOS voltage reference using a low-voltage comparator and a charge-pump circuit," IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 61, pp. 850-854, 2014. [11] G. De Vita and G. Iannaccone, "A Sub-1-V, 10 ppm/˚C, Nanopower Voltage Reference Generator," IEEE Journal of Solid-State Circuits, vol. 42, pp. 1536-1542, 2007. [12] L. Magnelli, F. Crupi, P. Corsonello, C. Pace, and G. Iannaccone, "A 2.6 nW, 0.45 V temperature-compensated subthreshold CMOS voltage reference," IEEE Journal of Solid-State Circuits, vol. 46, pp. 465-474, 2011. [13] D. Albano, F. Crupi, F. Cucchi, and G. Iannaccone, "A Sub-kT/q Voltage Reference Operating at 150 mV," IEEE Transactions on Very Large Scale Integration (VLSI) Systems, vol. 23, pp. 1547-1551, 2015. [14] H. Luo, Y. Han, R. C. Cheung, G. Liang, and D. Zhu, "Subthreshold CMOS voltage reference circuit with body bias compensation for process variation," IET circuits, devices & systems, vol. 6, pp. 198-203, 2012. [15] P. Kinget, C. Vezyrtzis, E. Chiang, B. Hung, and T. Li, "Voltage references for ultra-low supply voltages," IEEE Custom Integrated Circuits Conference, pp. 715-720, 2008. [16] A. Boni, "Op-amps and startup circuits for CMOS bandgap references with near 1-V supply," IEEE Journal of Solid-State Circuits, vol. 37, pp. 1339-1343, 2002. [17] A.-J. Annema, P. Veldhorst, G. Doornbos, and B. Nauta, "A sub-1V bandgap voltage reference in 32nm FinFET technology," IEEE Solid-State Circuits Conference-Digest of Technical Papers, pp. 332-333, 2009. [18] Y. Wang, Z. Zhu, J. Yao, and Y. Yang, "A 0.45-V, 14.6-nW CMOS subthreshold voltage reference with no resistors and no BJTs," IEEE Transactions on Circuits and Systems II: Express Briefs, vol. 62, pp. 621-625, 2015. | ||
آمار تعداد مشاهده مقاله: 481 تعداد دریافت فایل اصل مقاله: 522 |